– Connaître l’architecture d’un FPGA et les différences avec celle des CPLD,
– Connaître un langage de haut niveau de description matérielle,
– Savoir interprêter des résultats simples d’implémentation logique sur une architecture cible choisie,
– Savoir programmer les modèles de GEII (machines à états, Grafcet, .. ) dans un FPGA,
– Savoir programmer, simuler et tester un circuit logique programmable (FPGA).
